GOA驱动电路及液晶面板-复审决定


发明创造名称:GOA驱动电路及液晶面板
外观设计名称:
决定号:199651
决定日:2020-01-07
委内编号:1F277757
优先权日:
申请(专利)号:201710648973.X
申请日:2017-08-01
复审请求人:深圳市华星光电半导体显示技术有限公司
无效请求人:
授权公告日:
审定公告日:
专利权人:
主审员:常青
合议组组长:高芳
参审员:刘锋
国际分类号:G09G3/36
外观设计分类号:
法律依据:专利法第22条第3款
决定要点
:评价一项权利要求的创造性时,如果该权利要求所限定的技术方案与一篇对比文件之间存在区别技术特征,而该区别技术特征或是本领域的常规技术手段,或是省略某特征后其功能也相应地消失,则该技术方案对本领域技术人员而言是显而易见的,该权利要求不具备创造性。
全文:
本复审请求涉及申请号为201710648973.X,名称为“GOA驱动电路及液晶面板”的发明专利申请(下称本申请)。申请人为深圳市华星光电半导体显示技术有限公司。本申请的申请日为2017年08月01日,公开日为2017年12月01日。
经实质审查,国家知识产权局专利实质审查部门于2019年03月19日发出驳回决定,驳回了本申请,其理由是:权利要求1-9不具备专利法第22条第3款规定的创造性。驳回决定所依据的文本为申请人于申请日提交的说明书第1-59段、说明书附图1-4、说明书摘要、摘要附图;2018年09月21日提交的权利要求第1-9项。驳回决定中共引用如下对比文件:
对比文件1:CN 104008741A ,公开日为2014年08月27日。
驳回决定所针对的权利要求书如下:
“1. 一种GOA驱动电路,其特征在于,包括级联的多个GOA单元,每一GOA单元均包括上拉控制模块(1)、上拉模块(2)、下拉模块(3)、第一下拉维持模块(4)、及第二下拉维持模块(5);
设n、x为正整数,在第n级GOA单元中:
所述上拉控制模块(1)电性连接第一节点(Q(n)),用于控制上拉模块(2)的打开;
所述上拉模块(2)电性连接第一节点(Q(n))与第二节点(P(n)),接入一组高频时钟信号中的第x条高频时钟信号(CK(x)),用于将所述第x条高频时钟信号(CK(x))的高电位作为扫描驱动信号(G(n))输出至对应的扫描线,同时输出级传信号(ST(n)),并在扫描驱动信号(G(n))的高电位输出完毕后拉低扫描驱动信号(G(n))与第二节点(P(n))的电位;
所述下拉模块(3)仅包括第四一薄膜晶体管(T41),所述第四一薄膜晶体管(T41)的源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS),用于在扫描驱动信号(G(n))输出完毕后拉低第一节点(Q(n))的电位;
所述第一下拉维持模块(4)包括第五一薄膜晶体管(T51)、第五二薄膜晶体管(T52)、第五三薄膜晶体管(T53)、第三二薄膜晶体管(T32)、及第四二薄膜晶体管(T42)共五个薄膜晶体管;所述第五一薄膜晶体管(T51)的栅极与源极均接入第一低频时钟信号(LC1),漏极电性连接第三节点(S(n));所述第五三薄膜晶体管(T53)的栅极电性连接第三节点(S(n)),源极接入第一低频时钟信号(LC1),漏极电性连接第三节点(S(n));所述第五二薄膜晶体管(T52)的栅极电性连接第一节点(Q(n)),源极电性连接第三节点(S(n)),漏极接入直流低电压(VSS);第三二薄膜晶体管(T32)的栅极电性连接第三节点(S(n)),源极电性连接第二节点(P(n)),漏极接入直流低电压(VSS);第四二薄膜晶体管(T42)的栅极电性连接第三节点(S(n)),源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS);
所述第二下拉维持模块(5)包括第六一薄膜晶体管(T61)、第六二薄膜晶体管(T62)、第六三薄膜晶体管(T63)、第三三薄膜晶体管(T33)、及第四三薄膜晶体管(T43)共五个薄膜晶体管;所述第六一薄膜晶体管(T61)的栅极与源极均接入第二低频时钟信号(LC2),漏极电性连接第四节点(K(n));所述第六三薄膜晶体管(T63)的栅极电性连接第四节点(K(n)),源极接入第二低频时钟信号(LC2),漏极电性连接第四节点(K(n));所述第六二薄膜晶体管(T62)的栅极电性连接第一节点(Q(n)),源极电性连接第四节点(K(n)),漏极接入直流低电压(VSS);第三三薄膜晶体管(T33)的栅极电性连接第四节点(K(n)),源极电性连接第二节点(P(n)),漏极接入直流低电压(VSS);第四三薄膜晶体管(T43)的栅极电性连接第四节点(K(n)),源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS);
所述第一下拉维持模块(4)与第二下拉维持模块(5)交替作用,使扫描驱动信号(G(n))、第二节点(P(n))、及第一节点(Q(n))的电位被拉低后保持在低电位;
所述上拉控制模块(1)包括第一一薄膜晶体管(T11);
设m为小于n的正整数,除第1级至第m级GOA单元外,在第n级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入第n-m级GOA单元输出的级传信号(ST(n-m)),源极接入第n-m级GOA单元输出的扫描驱动信号(G(n-m)),漏极电性连接第一节点(Q(n));
除倒数第一级至倒数第m级GOA单元外,在第n级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入第n m级GOA单元输出的扫描驱动信号(G(n m))。
2. 如权利要求1所述的GOA驱动电路,其特征在于,还包括自举电容(6),所述自举电容(6)的两电极板分别电性连接第一节点(Q(n))、第二节点(P(n))。
3. 如权利要求1所述的GOA驱动电路,其特征在于,所述上拉模块(2)包括第二一薄膜晶体管(T21)、与第二二薄膜晶体管(T22);
所述第二一薄膜晶体管(T21)的栅极电性连接第一节点(Q(n)),源极接入一组高频时钟信号中的第x条高频时钟信号CK(x),漏极电性连接第二节点(P(n)),并输出该第n级GOA单元的扫描驱动信号(G(n));
所述第二二薄膜晶体管(T22)的栅极电性连接第一节点(Q(n)),源极接入一组高频时钟信号中的第x条高频时钟信号(CK(x)),漏极输出该第n级GOA单元的级传信号(ST(n))。
4. 权利要求1述的GOA驱动电路,其特征在于,在第1级至第m级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入STV信号,源极接入STV信号;
在倒数第一级至倒数第m级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入STV信号。
5. 如权利要求4所述的GOA驱动电路,其特征在于,m取值为6。
6. 如权利要求1所述的GOA驱动电路,其特征在于,所述第一低频时钟信号(LC1)与第二低频时钟信号(LC2)反相。
7. 如权利要求5所述的GOA驱动电路,其特征在于,所述一组高频时钟信号包括12条高频时钟信号;以每12级GOA单元为一重复单位,一重复单位内的12级GOA单元按自上至下的顺序依次接入第1条至第12条高频时钟信号(CK(1)~CK(12))。
8. 如权利要求7所述的GOA驱动电路,其特征在于,所述STV信号的上升沿先于第1条高频时钟信号(CK(1))的上升沿产生,所述STV信号的下降沿与第1条高频时钟信号(CK(1))的下降沿同时产生。
9. 一种液晶面板,其特征在于,包括如权利要求1至8任一项所述的GOA驱动电路。”
驳回决定指出:1、权利要求1与对比文件1的区别在于:下拉模块仅包括第四一薄膜晶体管;TFT的第一、二极分别为源、漏极。但这都是移位寄存器电路中的惯用技术手段。因此,对于本领域技术人员而言,在该对比文件的基础上结合本领域的惯用技术手段得到该权利要求所要求保护的技术方案是显而易见的,故该权利要求所要求保护的技术方案不具有突出的实质性特点和显著的进步,不具备专利法第22条第3款规定的创造性。2、从属权利要求2-8的附加技术特征或者被对比文件1公开,或者是本领域惯用技术手段,因此也不具备专利法第22条第3款规定的创造性。3、权利要求9要求保护一种液晶面板,对比文件1还公开了一种液晶显示装置2,包括扫描驱动电路1。在权9的液晶面板包括的权利要求1-8的GOA驱动电路均不具备创造性的情况下,权利要求9也不具备专利法第22条第3款规定的创造性。
深圳市华星光电半导体显示技术有限公司(下称复审请求人)对上述驳回决定不服,于2019年03月27日向国家知识产权局提出了复审请求,同时提交了权利要求书全文的修改替换页,其中复审请求人将驳回决定针对的权利要求1中的特征“所述第一下拉维持模块(4)包括” 和“所述第二下拉维持模块(5)包括”分别修改为“所述第一下拉维持模块(4)仅包括” 和“所述第二下拉维持模块(5)仅包括”,并将原权利要求4和5并入原权利要求1中,形成新的权利要求1;并删除了原权利要求4和5。
修改后的权利要求1的具体内容如下:
“1. 一种GOA驱动电路,其特征在于,包括级联的多个GOA单元,每一GOA单元均包括上拉控制模块(1)、上拉模块(2)、下拉模块(3)、第一下拉维持模块(4)、及第二下拉维持模块(5);
设n、x为正整数,在第n级GOA单元中:
所述上拉控制模块(1)电性连接第一节点(Q(n)),用于控制上拉模块(2)的打开;
所述上拉模块(2)电性连接第一节点(Q(n))与第二节点(P(n)),接入一组高频时钟信号中的第x条高频时钟信号(CK(x)),用于将所述第x条高频时钟信号(CK(x))的高电位作为扫描驱动信号(G(n))输出至对应的扫描线,同时输出级传信号(ST(n)),并在扫描驱动信号(G(n))的高电位输出完毕后拉低扫描驱动信号(G(n))与第二节点(P(n))的电位;
所述下拉模块(3)仅包括第四一薄膜晶体管(T41),所述第四一薄膜晶体管(T41)的源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS),用于在扫描驱动信号(G(n))输出完毕后拉低第一节点(Q(n))的电位;
所述第一下拉维持模块(4)仅包括第五一薄膜晶体管(T51)、第五二薄膜晶体管(T52)、第五三薄膜晶体管(T53)、第三二薄膜晶体管(T32)、及第四二薄膜晶体管(T42)共五个薄膜晶体管;所述第五一薄膜晶体管(T51)的栅极与源极均接入第一低频时钟信号(LC1),漏极电性连接第三节点(S(n));所述第五三薄膜晶体管(T53)的栅极电性连接第三节点(S(n)),源极接入第一低频时钟信号(LC1),漏极电性连接第三节点(S(n));所述第五二薄膜晶体管(T52)的栅极电性连接第一节点(Q(n)),源极电性连接第三节点(S(n)),漏极接入直流低电压(VSS);第三二薄膜晶体管(T32)的栅极电性连接第三节点(S(n)),源极电性连接第二节点(P(n)),漏极接入直流低电压(VSS);第四二薄膜晶体管(T42)的栅极电性连接第三节点(S(n)),源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS);
所述第二下拉维持模块(5)仅包括第六一薄膜晶体管(T61)、第六二薄膜晶体管(T62)、第六三薄膜晶体管(T63)、第三三薄膜晶体管(T33)、及第四三薄膜晶体管(T43)共五个薄膜晶体管;所述第六一薄膜晶体管(T61)的栅极与源极均接入第二低频时钟信号(LC2),漏极电性连接第四节点(K(n));所述第六三薄膜晶体管(T63)的栅极电性连接第四节点(K(n)),源极接入第二低频时钟信号(LC2),漏极电性连接第四节点(K(n));所述第六二薄膜晶体管(T62)的栅极电性连接第一节点(Q(n)),源极电性连接第四节点(K(n)),漏极接入直流低电压(VSS);第三三薄膜晶体管(T33)的栅极电性连接第四节点(K(n)),源极电性连接第二节点(P(n)),漏极接入直流低电压(VSS);第四三薄膜晶体管(T43)的栅极电性连接第四节点(K(n)),源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS);
所述第一下拉维持模块(4)与第二下拉维持模块(5)交替作用,使扫描驱动信号(G(n))、第二节点(P(n))、及第一节点(Q(n))的电位被拉低后保持在低电位;
所述上拉控制模块(1)包括第一一薄膜晶体管(T11);
设m为小于n的正整数,除第1级至第m级GOA单元外,在第n级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入第n-m级GOA单元输出的级传信号(ST(n-m)),源极接入第n-m级GOA单元输出的扫描驱动信号(G(n-m)),漏极电性连接第一节点(Q(n));
除倒数第一级至倒数第m级GOA单元外,在第n级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入第n m级GOA单元输出的扫描驱动信号(G(n m));
在第1级至第m级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入STV信号,源极接入STV信号;
在倒数第一级至倒数第m级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入STV信号;
m取值为6。”
复审请求人主张:(1)相比对比文件1在实现相同控制效果的基础上,本申请第一下拉维持模块4减少了第五可控开关T54及与第五可控开关T54的控制端耦合于第二下拉维持信号LC2,同样本申请第二下拉维持模块5相比于对比文件1中的减少了第十二可控开关T64及与第十二可控开关T64的控制端耦合于第一下拉维持信号LC1,整体下拉维持模块上还减少了切换开关T55,整个下拉维持模块相比于对比文件1减少了三个TFT;进一步地,本申请的下拉模块相比于对比文件1还减少了一个可控开关T31,对比文件1中同样未公开能够进行这种改进,并验证这种改进是否可行,而本申请相比于对比文件1减少了4个TFT,且经过申请人的验证,TFT减少后仍能够保证驱动电路的正常工作,从而能够在保证驱动电路的正常工作的同时,节省GOA驱动电路占用的布线空间,利于液晶面板的窄边框化,由此可见,对比文件1中的下拉模块与本申请中的下拉维持模块并不相同,对比文件1并未公开上述区别技术特征,也不能给予任何的技术启示。(2)对比文件1中的多级GOA单元之间的信号传递是间隔一级进行的,而本申请中 m取值为6,对比文件1并未公开上述区别技术特征,也不能给予任何的技术启示。因此本申请具有创造性。
经形式审查合格,国家知识产权局于2019年04月10日依法受理了该复审请求,并将其转送至原审查部门进行前置审查。
原审查部门在前置审查意见书中坚持原驳回决定。
随后,国家知识产权局成立合议组对本案进行审理。
合议组于2019 年 10月 18日向复审请求人发出复审通知书,指出:(1)权利要求1和对比文件1的区别技术特征为:(1)本申请第一下拉维持模块(4)仅包括第五一薄膜晶体管(T51)、第五二薄膜晶体管(T52)、第五三薄膜晶体管(T53)、第三二薄膜晶体管(T32)、及第四二薄膜晶体管(T42)共五个薄膜晶体管;对比文件1中除了包括第三可控开关T51,第六可控开关T52,第四可控开关T53,第一可控开关 T32和第二可控开关T42之外,还包括第五可控开关T54。本申请第二下拉维持模块(5)仅包括第六一薄膜晶体管(T61)、第六二薄膜晶体管(T62)、第六三薄膜晶体管(T63)、第三三薄膜晶体管(T33)、及第四三薄膜晶体管(T43)共五个薄膜晶体管;而对比文件1中除了包括第十可控开关T61、第十一可控开关T63,第十三可控开关T62,第八可控开关T33和第九可控开关T43之外,还包括第十二可控开关T64。本申请下拉模块仅包括第四一薄膜晶体管,对比文件1中下拉模块400包括第二十可控开关T31和第二十一可控开关T41。(2)设m为小于n的正整数,除第1级至第m级GOA单元外,在第n级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入第n-m级GOA单元输出的级传信号(ST(n-m)),源极接入第n-m级GOA单元输出的扫描驱动信号(G(n-m)),漏极电性连接第一节点(Q(n));除倒数第一级至倒数第m级GOA单元外,在第n级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入第n m级GOA单元输出的扫描驱动信号(G(n m));在第1级至第m级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入STV信号,源极接入STV信号;在倒数第一级至倒数第m级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入STV信号;其中本申请中的m取值为6,而对比文件1中公开了m取值为2的方式。权利要求1相对于对比文件1实际解决的技术问题为:如何减少薄膜晶体管数量,节省GOA驱动电路占用的布线空间以及如何设置GOA单元级联关系。上述区别是本领域公知常识。因此在对比文件1的基础上结合本领域公知常识从而得到权利要求1请求保护的技术方案对于本领域技术人员来说是显而易见的,权利要求1不具备突出的实质性特点和显著的进步,不具备专利法第22条第3款规定的创造性。(2)、从属权利要求2-6的附加技术特征或者被对比文件1公开,或者是本领域公知常识,因此也不具备专利法第22条第3款规定的创造性。(3)权利要求7请求保护一种液晶面板,其特征在于,包括如权利要求1至6任一项所述的GOA驱动电路。对比文件1公开了包括上述扫描驱动电路的液晶显示装置,因此在权利要求1-6不具备创造性的情况下,权利要求7也不具备专利法第22条第3款规定的创造性。
复审请求人于2019 年11 月 01日提交了意见陈述书和权利要求书全文修改替换页。复审请求人将复审通知书针对的权利要求5的附加技术特征加入权利要求1中,并删除了权利要求5。
修改后的权利要求1如下:
“1. 一种GOA驱动电路,其特征在于,包括级联的多个GOA单元,每一GOA单元均包括上拉控制模块(1)、上拉模块(2)、下拉模块(3)、第一下拉维持模块(4)、及第二下拉维持模块(5);
设n、x为正整数,在第n级GOA单元中:
所述上拉控制模块(1)电性连接第一节点(Q(n)),用于控制上拉模块(2)的打开;
所述上拉模块(2)电性连接第一节点(Q(n))与第二节点(P(n)),接入一组高频时钟信号中的第x条高频时钟信号(CK(x)),用于将所述第x条高频时钟信号(CK(x))的高电位作为扫描驱动信号(G(n))输出至对应的扫描线,同时输出级传信号(ST(n)),并在扫描驱动信号(G(n))的高电位输出完毕后拉低扫描驱动信号(G(n))与第二节点(P(n))的电位;
所述下拉模块(3)仅包括第四一薄膜晶体管(T41),所述第四一薄膜晶体管(T41)的源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS),用于在扫描驱动信号(G(n))输出完毕后拉低第一节点(Q(n))的电位;
所述第一下拉维持模块(4)仅包括第五一薄膜晶体管(T51)、第五二薄膜晶体管(T52)、第五三薄膜晶体管(T53)、第三二薄膜晶体管(T32)、及第四二薄膜晶体管(T42)共五个薄膜晶体管;所述第五一薄膜晶体管(T51)的栅极与源极均接入第一低频时钟信号(LC1),漏极电性连接第三节点(S(n));所述第五三薄膜晶体管(T53)的栅极电性连接第三节点(S(n)),源极接入第一低频时钟信号(LC1),漏极电性连接第三节点(S(n));所述第五二薄膜晶体管(T52)的栅极电性连接第一节点(Q(n)),源极电性连接第三节点(S(n)),漏极接入直流低电压(VSS);第三二薄膜晶体管(T32)的栅极电性连接第三节点(S(n)),源极电性连接第二节点(P(n)),漏极接入直流低电压(VSS);第四二薄膜晶体管(T42)的栅极电 性连接第三节点(S(n)),源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS);
所述第二下拉维持模块(5)仅包括第六一薄膜晶体管(T61)、第六二薄膜晶体管(T62)、第六三薄膜晶体管(T63)、第三三薄膜晶体管(T33)、及第四三薄膜晶体管(T43)共五个薄膜晶体管;所述第六一薄膜晶体管(T61)的栅极与源极均接入第二低频时钟信号(LC2),漏极电性连接第四节点(K(n));所述第六三薄膜晶体管(T63)的栅极电性连接第四节点(K(n)),源极接入第二低频时钟信号(LC2),漏极电性连接第四节点(K(n));所述第六二薄膜晶体管(T62)的栅极电性连接第一节点(Q(n)),源极电性连接第四节点(K(n)),漏极接入直流低电压(VSS);第三三薄膜晶体管(T33)的栅极电性连接第四节点(K(n)),源极电性连接第二节点(P(n)),漏极接入直流低电压(VSS);第四三薄膜晶体管(T43)的栅极电性连接第四节点(K(n)),源极电性连接第一节点(Q(n)),漏极接入直流低电压(VSS);
所述第一下拉维持模块(4)与第二下拉维持模块(5)交替作用,使扫描驱动信号(G(n))、第二节点(P(n))、及第一节点(Q(n))的电位被拉低后保持在低电位;
所述上拉控制模块(1)包括第一一薄膜晶体管(T11);
设m为小于n的正整数,除第1级至第m级GOA单元外,在第n级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入第n-m级GOA单元输出的级传信号(ST(n-m)),源极接入第n-m级GOA单元输出的扫描驱动信号(G(n-m)),漏极电性连接第一节点(Q(n));
除倒数第一级至倒数第m级GOA单元外,在第n级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入第n m级GOA单元输出的扫描驱动信号(G(n m));
在第1级至第m级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入STV信号,源极接入STV信号;
在倒数第一级至倒数第m级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入STV信号;
m取值为6;
所述一组高频时钟信号包括12条高频时钟信号;以每12级GOA单元为一重复单位,一重复单位内的12级GOA单元按自上至下的顺序依次接入第1条至第12条高频时钟信号(CK(1)~CK(12))。”
复审请求人主张:(1)相比对比文件1在实现相同控制效果的基础上,本申请第一下拉维持模块4减少了第五可控开关T54及与第五可控开关T54的控制端耦合于第二下拉维持信号LC2,同样本申请第二下拉维持模块5相比于对比文件1中的减少了第十二可控开关T64及与第十二可控开关T64的控制端耦合于第一下拉维持信号LC1,整体下拉维持模块上还减少了切换开关T55,整个下拉维持模块相比于对比文件1减少了三个TFT;进一步地,本申请的下拉模块相比于对比文件1还减少了一个可控开关T31,对比文件1中同样未公开能够进行这种改进,并验证这种改进是否可行,而本申请相比于对比文件1减少了4个TFT,且经过申请人的验证,TFT减少后仍能够保证驱动电路的正常工作,从而能够在保证驱动电路的正常工作的同时,节省GOA驱动电路占用的布线空间,利于液晶面板的窄边框化,由此可见,对比文件1中的下拉模块与本申请中的下拉维持模块并不相同,对比文件1并未公开上述区别技术特征,也不能给予任何的技术启示。(2)对比文件1中的多级GOA单元之间的信号传递是间隔一级进行的,而本申请中 m取值为6,本申请与对比文件1的分组数量不同;同时,本申请还设置一组高频时钟包括12条高频时钟信号,而对比文件1中仅设有4条高频时钟信号。对比文件1并未公开上述区别技术特征,也不能给予任何的技术启示。因此本申请具有创造性。
在上述程序的基础上,合议组认为本案事实已经清楚,可以作出审查决定。
二、决定的理由
(一)审查文本的认定
在复审过程中,复审请求人先后于提出复审请求时和2019 年11 月 01日提交了权利要求书的全文修改替换页,经审查所作修改符合专利法第33条的规定。因此本复审决定所针对的审查文本为复审请求人于2019 年11 月 01日提交的权利要求1-6项,于申请日2017年08月01日提交的说明书第1-59段、说明书附图1-4、说明书摘要、摘要附图。
(二)关于创造性
专利法第22条第3款规定:创造性,是指与现有技术相比,该发明具有突出的实质性特点和显著的进步。
评价一项权利要求的创造性时,如果该权利要求所限定的技术方案与一篇对比文件之间存在区别技术特征,而该区别技术特征或是本领域的常规技术手段,或是省略某特征后其功能也相应地消失,则该技术方案对本领域技术人员而言是显而易见的,该权利要求不具备创造性。
1、权利要求1请求保护一种GOA驱动电路,对比文件1公开了一种扫描驱动电路及液晶显示装置,并具体公开了(说明书第106-133段和附图5,8):图5为本发明实施例四的示意图,图5是图1的展开图,其中,基准低电平信号VSS包括第一基准低电平信号VSS1和电位低于第一基准低电平信号而高于下拉维持信号的第二基准低电平信号VSS2;下拉维持模块10 包括第一下拉维持模块600,第一下拉维持模块包括第一下拉维持单元 610,驱动第一下拉维持单元610的第一下拉维持控制单元620;第一下拉维持单元620包括第一可控开关T32和第二可控开关T42,下拉维持信号 LC包括第一下拉维持信号LC1,第一下拉维持信号LC1通过第一下拉维持控制单元620耦合于第一可控开关T32和第二可控开关T42的控制端;当前扫描线G(N)通过第一可控开关T32耦合于第一基准低电平信号VSS1,上拉控制模块100的输出端Q(N)通过第二可控开关T42耦合于第二基准低电平信号VSS2;下传模块300包括第十九可控开关T22,第十九可控开关T22的控制端连接于上拉控制模块100的输出端 Q(N),同时,连接于上拉模块200的控制端,第十九可控开关T22的输入端耦合于时钟扫描信号CK,第十九可控开关T22的输出端输出当前下传信号ST(N),如上所述的第一下拉维持控制单元620包括第三可控开关T51、第四可控开关T53和第五可控开关T54;下拉维持信号LC还包括与第一下拉维持信号LC1逻辑相反的第二下拉维持信号LC2;第三可控开关T51采用二极管接法,第三可控开关T51的输入端和控制端耦合于第一下拉维持信号LC1,第三可控开关T51的输出端耦合于第四可控开关T53的控制端, 还可以耦合于第一可控开关T32和第二可控开关T42的控制端;第四可控开关T53的控制端耦合于第三可控开关T51的输出端,第四可控开关T53的输入端耦合于第一下拉维持信号LC1,第四可控开关T53的输出端耦合于第一可控开关T32和第二可控开关T42的控制端;第五可控开关T54的控制端耦合于第二下拉维持信号LC2,第五可控开关T54的输入端耦合于第一下拉维持信号LC1,第五可控开关T54的输出端耦合于第一可控开关 T32和第二可控开关T42的控制端;如上所述的下拉维持模块10还包括第六可控开关T52,第六可控开关 T52的控制端耦合于上拉控制模块100的输出端Q(N),第六可控开关T52 的输入端耦合于第四可控开关T53的控制端,第六可控开关T52的输出端耦合于第二基准低电平信号VSS2或第二下拉维持信号LC2。 当前扫描线G(N)非工作时间内,根据第一下拉维持信号LC1和第二下拉维持信号LC2,则第一可控开关T32和第二可控开关T42导通,第一基准低电平信号VSS1通过第一可控开关将当前扫描线G(N)的电位拉低, 第二基准低电平信号VSS2通过第二可控开关将上拉控制模块100的输出端Q(N)的电位拉低。如上所述的下拉维持模块10包括第二下拉维持模块700,第二下拉维持模块700包括第二下拉维持单元710、驱动第二下拉维持单元710的第二下拉维持控制单元720,下拉维持信号LC还包括与第一下拉维持信号 LC1逻辑相反的第二下拉维持信号LC2;第二下拉维持单元710包括第八可控开关T33和第九可控开关T43;第二下拉维持信号LC2通过第二下拉维持控制单元720耦合于第八可控开关T33和第九可控开关T43的控制端;当前扫描线G(N)通过第八可控开关T33耦合于第一基准低电平信号 VSS1,上拉控制模块100的输出端Q(N)通过第九可控开关T43耦合于第二基准低电平信号VSS2; 在当前扫描线G(N)处于非工作时间内,第一下拉维持单元610和第二下拉维持单元710交替导通,当第二下拉维持单元710导通时,第八可控开关T33和第九可控开关T43导通,将上拉控制模块100的输出端Q(N) 与第二基准低电平信号VSS2连通、将当前扫描线G(N)与第一基准低电平信号VSS1连通;在当前扫描线G(N)处于工作时间内,第一下拉维持单元610和第二下拉维持单元710均断开,第一可控开关T32、第二可控开关T42、第八可控开关T33和第九可控开关T43断开,从而将上拉控制模块100的输出端 Q(N)与第二基准低电平信号VSS2的连通断开、将当前扫描线G(N)与第一基准低电平信号VSS1的连通断开。下拉维持模块设置两组,可以通过两组下拉维持模块的切换工作,使得其中一组可以有一半的时间处于负压恢复状态,避免单一一组下拉维持模块工作过久,其中的TFT的开态和关态电位改变,造成下拉维持模块需要导通的时候导通不畅,而需要关断的时候,无法完全关断。如上所述的第二下拉维持控制单元700包括第十可控开T61、第十一可控开关T63和第十二可控开关T64;第十可控开关T61采用二极管接法,第十可控开关T61的输入端和控制端耦合于第二下拉维持信号LC2, 第十可控开关T61的输出端耦合于第十一可控开关T63的控制端,还可以耦合于第八可控开关T33和第九可控开关T43的控制端;第十一可控开关 T63的控制端耦合于第十可控开关T61的输出端,第十一可控开关T63的 输入端耦合于第二下拉维持信号LC2,第十一可控开关T63的输出端耦合于八可控开关T33和第九可控开关T43的控制端;第十二可控开关T64的 控制端耦合于第一下拉维持信号LC1,第十二可控开关T64的输入端耦合于第二下拉维持信号LC2,第十二可控开关T64的输出端耦合于第八可控开关T33和第九可控开关T43的控制端;当前扫描线G(N)处于非工作时间内,第二下拉维持模块700导通时,第十可控开关T61、第十一可控开关T63和第十二可控开关T64根据第一下拉维持信号LC1和第二下拉维持信号LC2,控制第八可控开关T33和第九可控开关T43导通,将上拉控制模块100的输出端Q(N)与第二基准低电平信号VSS2连通、另将当前扫描线与第一基准低电平信号VSS1连通。 如上所述的下拉维持模块10还包括平衡单元800,平衡单元800包括切换开关T55,切换开关T55的控制端耦合于上拉控制模块100的输出端 Q(N),切换开关T55的一端耦合于第一可控开关T32和第二可控开关T42 的控制端,切换开关T55的另一端耦合于第八可控开关T33和第九可控开关T43的控制端。当前扫描线G(N)处于工作时间内,切换开关T55导通,从而将第一下拉维持单元610和第二下拉维持单元710的控制端连通,第一下拉维持单元610和第二下拉维持单元710的控制端中处于低电位的一端,将处于高电位的另一端拉低,从而将第一下拉维持单元610和第二下拉维持单元710 关断。设置切换开关T55起到平衡其两端电位的作用,在工作期间,尤其是在T52和T62失效时,P(N)点的电位可以通过切换开关T55将其电位拉低至K(N)点的电位,将第一可控开关T32、第二可控开关T42、第八可控开关T33和第九可控开关T43关断,以免由于TFT不完全关断对G(N) 和Q(N)处的信号造成影响,从而对GOA电路的输出造成影响。如上所述的下拉维持模块10包括第十三可控开关T62;第十三可控开关T62的控制端耦合于上拉控制模块100的输出端Q(N),第十三可控开关 T62的输入端耦合于第十一可控开关T63的控制端,第十三可控开关T62 的输出端耦合于第二基准低电平信号VSS2;第十三可控开关T62的输出端还可以耦合于第一下拉维持信号LC1。在工作期间,T52和T62辅助拉低第四可控开关T53的控制端S(N)和第十一可控开关T63的控制端T(N) 处的电位,这有助于拉低第一可控开关T32和第二可控开关T42的控制端 P(N)以及第八可控开关T33和第九可控开关T43的控制端K(N)的电位,从而关断下拉维持模块,以免下拉维持模块的下拉作用对GOA电路的输出造成影响;而且由于第二基准低电平信号VSS2和第一下拉维持信号LC1 的低电平低于第一基准低电平信号,因而,第一可控开关、第二可控开关、八可控开关和第九可控开关的控制端和输出端的电位差Vgs<0,即处于更 负的关态,能更好的防止漏电。如上所述的第一下拉维持信号LC1和第二下拉维持信号LC2是不仅低电平电位小于基准低电平信号,而且还是低频信号,第一下拉维持信号LC1和第二下拉维持信号LC2的信号切换时间选择在每帧画面之间的空白时间(Blacnking Time)。如上所述的上拉控制模块100包括第十七可控开关T11,第十七可控开关T11的输出端耦合于上拉模块200的控制端;上拉控制信号包括上级 扫描线G(N-2)和上级下传信号ST(N-2),第十七可控开关T11的控制端耦 合于上级下传信号ST(N-2),输入端耦合于上级扫描线G(N-2);上拉模块 200包括第十八可控开关T21,第十八可控开关T21的控制端耦合于上拉控制模块100的输出端Q(N),第十八可控开关T21的输入端耦合于时钟扫描信号CK,第十八可控开关T21的输出端耦合于当前扫描线G(N);扫描驱动电路还包括储能电容Cb,储能电容Cb的一端耦合于上拉控制模块100 的输出端Q(N),储能电容Cb的另一端耦合于上拉模块200的输出端。如上所述的下拉模块400包括第二十可控开关T31和第二十一可控开关T41,第二十可控开关T31和第二十一可控开关T41的控制端耦合于下级扫描线G(N 2);第二十可控开关T31的输入端耦合于当前扫描线G(N),第二十可控开关T31的输出端耦合于基准低电平信号VSS;第二十一可控开关T41的输入端耦合于上拉控制模块100的输出端,第二十一可控开关 T41的输出端耦合于基准低电平信号VSS。当然,本实施例也可以只设置单边的下拉维持模块,单边的设置也能达到本发明改善漏电的目的。图8为本发明实施例五的第三示意图,本实施例是基于实施例四的改进,主要的区别点在于,下拉维持模块10包括第六可控开关T52和第十三可控开关T62;第六可控开关T52的控制端耦合于上拉控制模块100的输出端Q(N),第六可控开关T52的输入端耦合于第一可控开关T32和第二可控开关T42的控制端P(N),第六可控开关T52的输出端耦合于基准低电平信号;第十三可控开关T62的控制端耦合于上拉控制模块100的输出端Q(N),第十三可控开关T62的输入端耦合第八可控开关T33和第九可 控开关T43的控制端K(N),第十三可控开关T62的输出端耦合于基准低电平信号VSS。在工作期间,第六可控开关T52和第十三可控开关T62辅助拉低P(N) 和K(N)处的电位,从而关断下拉维持模块,以免下拉维持模块的下拉作用对GOA电路的输出造成影响。图14是本发明图13电路的信号波形图,其中STV为GOA电路启动讯号。GOA启动讯号STV负责开启第 一级或者第一、二级GOA电路,而且一般还会设计用来拉低最后一级或最后两级的Q点。并且对比文件1的附图13-14公开了一组高频时钟包括4条高频时钟信号。
由以上对比文件1公开的内容可知,对比文件1中的上拉模块200和下传模块300相当于本申请中的上拉模块,连接扫描线G(N)的端点相当于本申请中的第二节点(P(n)),并且对比文件1公开了在扫描驱动信号的高电位输出完毕后拉低扫描驱动信号与第二节点的电位;对比文件1中的上拉控制模块100的输出端Q(N)相当于本申请中的第一节点Q(n);对比文件1中的上拉控制模块100相当于本申请中的电性连接第一节点的用于控制上拉模块的打开的上拉控制模块;上拉模块 200中第十八可控开关T21的输入端耦合的时钟扫描信号CK相当于本申请一组高频时钟信号中的第x条高频时钟信号(CK(x));下传模块300中的第十九可控开关T22的输出端输出的当前下传信号ST(N)相当于本申请中的级传信号ST(n);对比文件1中的下拉模块400中的控制端耦合于下级扫描线G(N 2),输入端耦合于上拉控制模块100的输出端,输出端耦合于基准低电平信号VSS的第二十一可控开关T41相当于本申请下拉模块中的第四一薄膜晶体管,用于在扫描驱动信号输出完毕后拉低第一节点的电位;因此对比文件1相当于公开了本申请的下拉模块包括第四一薄膜晶体管;对比文件1图8中的第一下拉维持控制单元620的第三可控开关T51、第四可控开关T53和第五可控开关T54和下拉维持模块10中的第六可控开关T52以及第一可控开关 T32和第二可控开关T42分别相当于本申请中的第一下拉维持模块(4)中的第五一薄膜晶体管(T51)、第五三薄膜晶体管(T53)、第五二薄膜晶体管(T52)、第三二薄膜晶体管(T32)、及第四二薄膜晶体管(T42),第一下拉维持信号LC1相当于本申请的第一低频时钟信号(LC1), 第二可控开关T42的控制端 P(N)相当于本申请的第三节点(S(n));对比文件1图8中的第二下拉维持控制单元700的第十可控开关T61、第十一可控开关T63,下拉维持模块10中的第十三可控开关T62,第八可控开关T33和第九可控开关T43分别相当于本申请中的第二下拉维持模块(5)中的第六一薄膜晶体管(T61)、第六三薄膜晶体管(T63)、第六二薄膜晶体管(T62)、第三三薄膜晶体管(T33)、及第四三薄膜晶体管(T43);第九可控开关T43的控制端K(N)相当于本申请的第四节点(K(n)),第二下拉维持信号LC2相当于本申请的第二低频时钟信号(LC2);并且对比文件1公开了第一下拉维持模块与第二下拉维持模块交替作用,使扫描驱动信号、第二节点及第一节点的电位被拉低后保持在低电位。因此对比文件1公开了第一和第二下拉维持模块中的各晶体管及其连接关系;对比文件1中的上拉控制模块100的第十七可控开关T11相当于本申请上拉控制模块中的第一一薄膜晶体管(T11);对比文件1公开了“第十七可控开关T11的输出端耦合于上拉模块200的控制端;上拉控制信号包括上级扫描线G(N-2)和上级下传信号ST(N-2),第十七可控开关T11的控制端耦合于上级下传信号ST(N-2),输入端耦合于上级扫描线G(N-2),输出端耦合于上拉模块200的”相当于公开了在第n级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入第n-2级GOA单元输出的级传信号(G(n-2)),源极接入第n-2级GOA单元输出的扫描驱动信号(G(n-2)),漏极电性连接第一节点Q(n);对比文件1公开了“STV为GOA电路启动讯号。GOA启动讯号STV负责开启第 一级或者第一、二级GOA电路,而且一般还会设计用来拉低最后一级或最后两级的Q点”,相当于公开了“在第1级至第2级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入STV信号,源极接入STV信号; 在倒数第一级至倒数第2级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入STV信号”。
权利要求1和对比文件1的区别技术特征为:(1)本申请第一下拉维持模块(4)仅包括第五一薄膜晶体管(T51)、第五二薄膜晶体管(T52)、第五三薄膜晶体管(T53)、第三二薄膜晶体管(T32)、及第四二薄膜晶体管(T42)共五个薄膜晶体管;对比文件1中除了包括第三可控开关T51,第六可控开关T52,第四可控开关T53,第一可控开关 T32和第二可控开关T42之外,还包括第五可控开关T54。本申请第二下拉维持模块(5)仅包括第六一薄膜晶体管(T61)、第六二薄膜晶体管(T62)、第六三薄膜晶体管(T63)、第三三薄膜晶体管(T33)、及第四三薄膜晶体管(T43)共五个薄膜晶体管;而对比文件1中除了包括第十可控开关T61、第十一可控开关T63,第十三可控开关T62,第八可控开关T33和第九可控开关T43之外,还包括第十二可控开关T64。本申请下拉模块仅包括第四一薄膜晶体管,对比文件1中下拉模块400包括第二十可控开关T31和第二十一可控开关T41。(2)设m为小于n的正整数,除第1级至第m级GOA单元外,在第n级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入第n-m级GOA单元输出的级传信号(ST(n-m)),源极接入第n-m级GOA单元输出的扫描驱动信号(G(n-m)),漏极电性连接第一节点(Q(n));除倒数第一级至倒数第m级GOA单元外,在第n级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入第n m级GOA单元输出的扫描驱动信号(G(n m));在第1级至第m级GOA单元中,所述第一一薄膜晶体管(T11)的栅极接入STV信号,源极接入STV信号;在倒数第一级至倒数第m级GOA单元中,所述第四一薄膜晶体管(T41)的栅极接入STV信号;其中本申请中的m取值为6,而对比文件1中公开了m取值为2的方式。本申请中一组高频时钟信号包括12条高频时钟信号;以每12级GOA单元为一重复单位,一重复单位内的12级GOA单元按自上至下的顺序依次接入第1条至第12条高频时钟信号(CK(1)~CK(12));而对比文件1中一组高频时钟包括4条高频时钟信号。
权利要求1相对于对比文件1实际解决的技术问题为:如何减少薄膜晶体管数量,节省GOA驱动电路占用的布线空间以及如何设置GOA单元级联关系。
对于区别技术特征(1)以及复审请求人在答复复审通知书时提出的主张(1),合议组认为:对比文件1公开了“下拉维持模块10包括第一下拉维持模块600和第二下拉维持模块700;下拉维持模块设置两组,可以通过两组下拉维持模块的切换工作,使得其中一组可以由一半的时间处于负压恢复状态,避免单一一组下拉维持模块工作过久;下拉维持信号LC还包括与第一下拉维持信号LC1逻辑相反的第二下拉维持信号LC2;第一下拉维持信号LC1和第二下拉维持信号LC2是低频信号,第一下拉维持信号LC1和第二下拉维持信号LC2的信号切换时间选择在每帧画面之间的空白时间”,“当前扫描线G(N)处于非工作时间内,第一下拉维持控制单元根据第一下拉维持信号LC1控制第一可控开关T32和第二可控开关T42导通,T32将当前扫描线G(N)与第一基准低电压VSS1连通,T42将上拉模块100的输出端Q(N)与第二基准低电平信号VSS2连通”,并且结合对比文件1的图5和图8可知,在某一帧中,LC1和LC2中只有一个处于高电平,第一下拉维持模块和第二下拉模块700只有一个起到下拉维持的作用,例如当LC1处于高电平时,LC2处于低电平,晶体管T54处于关断状态,其对于P(N)节点未起到上拉或下拉的作用,而此时第二下拉维持模块700中T61和T63处于关断状态,未起到下拉维持的作用;同样当LC2处于高电平时,LC1处于低电平,晶体管T64处于关断状态,其对于K(N)节点未起到上拉或下拉的作用;而此时第一下拉维持模块600处于未工作状态。因此将晶体管T54和T64取消并不会影响第一和第二下拉维持模块对节点G(N)和Q(N)的下拉作用,也不会影响整个GOA单元的工作时序。本领域技术人员容易想到为了减少晶体管数量,可以将晶体管T54和T64取消。另外对于下拉模块,晶体管T31用于在G(N 2)信号的控制下将G(N)下拉,如前所述,对比文件1公开了“当前扫描线G(N)处于非工作时间内,第一下拉维持控制单元根据第一下拉维持信号LC1控制第一可控开关T32和第二可控开关T42导通,T32将当前扫描线G(N)与第一基准低电压VSS1连通”,即T32也可以起到将G(N)下拉的作用,减少晶体管T31也不会影响到整个电路的工作时序,本领域技术人员容易想到将晶体管T31取消以简化电路结构。对于对比文件1中晶体管T55,本申请权利要求1中并未排除包含晶体管T55的方案,而且即使限定了不包含晶体管T55,由以上对比文件1公开的内容可知,取消T55也不影响第一和第二下拉模块的工作时序,因此本领域技术人员也容易想到将晶体管T55取消以简化电路结构。
另外,《专利审查指南》第二部分第四章4.6.3中指出:如果发明省去一项或多项要素后其功能也相应地消失,则该发明不具备创造性。根据对比文件1中公开的内容本领域技术人员能够获知其中第一和第二下拉维持模块中各开关的作用,如专利文献CN103745700 A(公开日2014年04月23日)公开了与对比文件1同样结构的第一和第二维持下拉模块,如该文献说明书第51-53段所述,桥接电路800主要通过桥接(Bridge)TFT T55来负责调节两端P(N)和 K(N)的电位,T55Gate接Q(N),Drain(漏极)和Source(源极)分别接P(N) 和K(N),作用期间T55的Gate打开使得P(N)和K(N)的电位相近处于关闭状态,且由于低频信号LC1和LC2的低电位小于VSS,这样可以调节作用期间 P(N)和K(N)的电位小于VSS,从而保证下拉G(N)点的T32、T33和下拉Q点的T42、T43的Vgs<0,能够更好的防止作用期间的g(n)点和q点漏电;第一下拉维持电路600和第二下拉维持电路700采用的是对称式设计,主要实现以下功能:一是作用期间第一下拉维持电路600(第二下拉维持电路 700)是大电阻的关闭状态,第二下拉维持电路700(第一下拉维持电路600)="" 就是小电阻的打开状态,桥接电路800处于小电阻的打开状态,使得p(n)和="" k(n)处于低电位状态确保q(n)点抬升和gate输出;二是非作用期间第一下拉维持电路600和第二下拉维持电路700均处于小电阻的打开状态,而桥接电路="" 800处于大电阻的关闭状态,这样实现p(n)和k(n)的高低电位和交替作用;="" 其中t54的gate接lc2,drain接lc1,source接p(n),t64的gate接="" lc1,drain接lc2,source接l(n),这两颗tft称之为平衡(balance)tft主要起到调节电阻分压作用和信号切换时的迅速放电作用;t52的gate接="" q(n),drain接s(n),source接vss,t62的gate接q(n),drain接t(n),="">
对于区别技术特征(2)以及复审请求人在答复复审通知书时提出的主张(2),合议组认为:对比文件1公开了m取值为2,一组高频时钟包括4条高频时钟信号的情况,而GOA单元之间的信号传递间隔多少级进行是本领域技术人员根据需要可以做出的常规设置,只要调整GOA单元之间的连接关系以及高频时钟的个数即可,本领域技术人员容易想到在n级GOA单元的上拉控制单元和下拉单元分别连接n-6和n 6级GOA单元时,设置12条高频时钟信号。因此合议组对复审请求人的意见不予支持。
因此,在对比文件1的基础上结合本领域公知常识从而得到权利要求1请求保护的技术方案对于本领域技术人员来说是显而易见的,权利要求1不具备突出的实质性特点和显著的进步,不具备专利法第22条第3款规定的创造性。
2、权利要求2进一步限定了“还包括自举电容(6),所述自举电容(6)的两电极板分别电性连接第一节点(Q(n))、第二节点(P(n))”,权利要求3进一步限定了上拉模块,,权利要求4进一步限定了“所述第一低频时钟信号(LC1)与第二低频时钟信号(LC2)反相”。它们的附加技术特征被对比文件1公开了(参见说明书第68,110和123段):上拉模块 200包括第十八可控开关T21,第十八可控开关T21的控制端耦合于上拉 控制模块100的输出端Q(N),第十八可控开关T21的输入端耦合于时钟扫 描信号CK,第十八可控开关T21的输出端耦合于当前扫描线G(N);扫描驱动电路还包括储能电容Cb,储能电容Cb的一端耦合于上拉控制模块100 的输出端Q(N),储能电容Cb的另一端耦合于上拉模块200的输出端。下传模块300包括第十九可控开关T22和第七可控开关 T72,第十九可控开关T22的控制端连接于上拉控制模块100的输出端 Q(N),同时,连接于上拉模块200的控制端,第十九可控开关T22的输入 端耦合于时钟扫描信号CK,第十九可控开关T22的输出端输出当前下传信 号ST(N)。下拉维持信号LC还包括与第一下拉维持信号LC1逻辑相反的第二下拉维持信号LC2。因此在其引用的权利要求1不具备创造性的情况下,权利要求2-4也不具备专利法第22条第3款规定的创造性。
3、权要求5进一步限定了“所述STV信号的上升沿先于第1条高频时钟信号(CK(1))的上升沿产生,所述STV信号的下降沿与第1条高频时钟信号(CK(1))的下降沿同时产生”,对比文件1公开了(说明书第143段):STV为GOA电路启动讯号,GOA启动讯号负责开启第一级或者第一、二级GOA电路,而且一般还会设计用来拉低最后一级或最后两级的Q点电位?因此,为了保证GOA电路的正常工作,本领域技术人员容易想到使得STV信号的上升沿先于第1条高频时钟信号(CK(1))的上升沿产生,所述STV信号的下降沿与第1条高频时钟信号(CK(1))的下降沿同时产生。因此,在其引用的权利要求1不具备创造性的情况下,权利要求5也不具备专利法第22条第3款规定的创造性。
4. 一种液晶面板,其特征在于,包括如权利要求1至5任一项所述的GOA驱动电路。对比文件1公开了包括上述扫描驱动电路的液晶显示装置,因此在权利要求1-5不具备创造性的情况下,权利要求6也不具备专利法第22条第3款规定的创造性。
综上所述,权利要求1-6均不具备专利法第22条第3款规定的创造性。
根据上述事实和理由,本案合议组依法作出以下审查决定。
三、决定
维持国家知识产权局于2019年03月19日对本申请作出的驳回决定。
如对本复审请求审查决定不服,根据专利法第41条第2款的规定,请求人自收到本决定之日起三个月内向北京知识产权法院起诉。


郑重声明:本文版权归原作者所有,转载文章仅为传播更多信息之目的,如作者信息标记有误,请第一时间联系我们修改或删除,多谢。

留言与评论(共有 0 条评论)
   
验证码: