存储器件-复审决定


发明创造名称:存储器件
外观设计名称:
决定号:182993
决定日:2019-07-01
委内编号:1F250854
优先权日:2005-06-30
申请(专利)号:201410490030.5
申请日:2006-06-29
复审请求人:东芝存储器株式会社
无效请求人:
授权公告日:
审定公告日:
专利权人:
主审员:王喆
合议组组长:赵露泽
参审员:施岚
国际分类号:G06F13/42
外观设计分类号:
法律依据:专利法实施细则第43条第1款,专利法第22条第3款
决定要点
:对于分案申请,如果其权利要求所要求保护的技术方案在其母案的原说明书和权利要求书中有文字记载,或者能够根据其母案的原说明书和权利要求书记载的内容直接地、毫无疑义地确定,则该分案申请没有超出其母案申请所记载的范围。
全文:
本复审请求涉及申请号为201410490030.5、发明名称为“存储器件”的发明专利申请(下称本申请)。本申请为申请号为200610094293.X的发明专利申请的分案申请,申请人为东芝存储器株式会社,申请日为2006年06月29日,优先权日为2005年06月30日,分案申请递交日为2014年09月23日,公开日为2014年12月24日。
经实质审查,国家知识产权局原审查部门于2018年01月15日发出驳回决定,以权利要求1-30不具备专利法第22条第3款所规定的创造性为由驳回了本申请,具体理由是:(1)独立权利要求1与对比文件1(US 2004/0168015A1,公开日为2004年08月26日)的区别技术特征在于:A、上述控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,通过上述数据端子中的至少一个将数据输出到上述存储器件的外部;上述控制器被配置为通过上述指令端子接收具有检测功能的第一指令;上述控制器被配置为响应于具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件支持上述第二传送模式的信息的第一状态数据输出;上述控制器被配置为通过上述指令端子接收具有设置功能的第一指令;上述控制器被配置为响应于具有上述设置功能的上述第一指令,将上述存储器件设置成上述第二传送模式;B、第一指令来自存储器件外部,模式支持信息输出到存储器件外部,第一指令中的模式位确定上述第一指令的上述检测功能或上述设置功能。其中区别技术特征A被对比文件2(US 6681277B1,公告日为2004年01月20日)公开且对比文件2给出了将其结合到对比文件1的技术启示;区别技术特征B为本领域技术人员的常用技术手段,因此独立权利要求1相对于对比文件1、对比文件2和本领域常用技术手段的结合不具备创造性。(2)独立权利要求15与对比文件1的区别技术特征在于:A、上述控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,锁存通过上述数据端子中的至少一个从上述存储器件的外部接收的数据;上述控制器被配置为通过上述指令端子接收具有检测功能的第一指令;上述控制器被配置为响应于具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件支持上述第二传送模式的信息的第一状态数据输出;上述控制器被配置为通过上述指令端子接收具有设置功能的第一指令;上述控制器被配置为响应于具有上述设置功能的上述第一指令,将上述存储器件设置成上述第二传送模式;B、第一指令来自存储器件外部,模式支持信息输出到存储器件外部,第一指令中的模式位确定上述第一指令的上述检测功能或上述设置功能。其中区别技术特征A被对比文件2公开且对比文件2给出了将其结合到对比文件1的技术启示;区别技术特征B为本领域技术人员的常用技术手段,因此独立权利要求15相对于对比文件1、对比文件2和本领域常用技术手段的结合不具备创造性。(3)从属权利要求2和16的附加技术特征被对比文件1所公开;从属权利要求3-12,14,17-26和28-30的附加技术特征为本领域技术人员的常用技术手段;从属权利要求13和27的附加技术特征部分被对比文件1公开,其余部分为本领域技术人员的常用技术手段;因此从属权利要求2-14和16-30也都不具备创造性。
驳回决定所依据的文本为: 2014年09月23日分案申请递交时提交的说明书摘要、摘要附图、说明书第1-127段、说明书附图图1-11以及2017年02月27日提交的权利要求第1-30项。驳回决定所针对的权利要求书如下:
“1. 一种存储器件,包括:
指令端子;
多个数据端子;
时钟端子;
电源端子,用于电源电压;
接地端子,用于接地电压;
非易失性存储器;以及
控制器,其连接到上述指令端子、上述数据端子、上述时钟端子、上述电源端子、以及上述接地端子,其中
上述控制器被配置为通过上述时钟端子接收来自上述存储器件的外部的时钟信号;
上述控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,通过上述数据端子中的至少一个将数据输出到上述存储器件的外部;
上述控制器被配置为在第二传送模式中,按照上述时钟信号的上升沿和下降沿两者,通过上述数据端子中的至少一个将数据输出到上述存储器件的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储器件的外部的具有检测功能的第一指令;
上述控制器被配置为响应于具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件支持上述第二传送模式的信息的第一状态数据输出到上述存储器件的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储器件的外部的具有设置功能的第一指令;
上述控制器被配置为响应于具有上述设置功能的上述第一指令,将上述存储器件设置成上述第二传送模式;以及
上述第一指令中的模式位确定上述第一指令的上述检测功能或上述设置功能。
2. 根据权利要求1所述的存储器件,其中上述控制器被配置为从上述非易失性存储器读取数据并通过上述数据端子中的至少一个输出所读取的数据。
3. 根据权利要求2所述的存储器件,其中上述非易失性存储器是NAND型闪速存储器。
4. 根据权利要求1所述的存储器件,其中上述控制器被配置为响应于具有上述设置功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件被设置成上述第二传送模式的信息的第二状态数据输出到上述存储器件的外部。
5. 根据权利要求1所述的存储器件,其中
上述第一状态数据包括多个功能组的数据字段;以及
将上述第二传送模式分配给上述功能组之一。
6. 根据权利要求5所述的存储器件,其中上述功能组的数量为六。
7. 根据权利要求1所述的存储器件,其中上述第一状态数据还包括与上述第二传送模式所需的最大消耗电流有关的信息。
8. 根据权利要求1所述的存储器件,其中
上述控制器被配置为在通常总线模式中,按照具有第一频率的上述时钟信号,通过上述数据端子中的至少一个将数据输出到上述存储器件的外部;
上述控制器被配置为在高速总线模式中,按照具有第二频率的上述时钟信号,通过上述数据端子中的至少一个将数据输出到上述存储器件的外部;
上述第二频率高于上述第一频率;以及
上述第一状态数据还包括指示上述存储器件支持上述高速总线模式的信息。
9. 根据权利要求1所述的存储器件,其中
上述第一状态数据还包括指示上述存储器件支持IC卡功能的信息;以及
上述控制器被配置为响应于具有上述设置功能的上述第一指令,使上述存储器件的上述IC卡功能有效。
10. 根据权利要求1所述的存储器件,其中上述第一状态数据还包括与指令系统有关的信息。
11. 根据权利要求1所述的存储器件,其中上述控制器被配置为通过上述指令端子将对上述第一指令的响应输出到上述存储器件的外部。
12. 根据权利要求1所述的存储器件,其中
上述控制器被配置为通过上述指令端子接收来自上述存储器件的外部的第二指令;以及
上述控制器被配置为响应于所述第二指令,停止通过上述数据端子中的至少一个将数据输出到上述存储器件的外部。
13. 根据权利要求1所述的存储器件,其中
上述控制器被配置为通过上述数据端子中的至少一个将在多个数据块中的数据输出到上述存储器件的外部;以及
将CRC码添加到上述数据块中的每一个。
14. 根据权利要求1所述的存储器件,其中
上述控制器被配置为在第一位模式中,通过所有数据端子将数据输出到上述存储器件的外部;以及
上述控制器被配置为在第二位模式中,通过上述数据端子中的仅一个数据端子将数据输出到上述存储器件的外部。
15. 一种存储器件,包括:
指令端子;
多个数据端子;
时钟端子;
电源端子,用于电源电压;
接地端子,用于接地电压;
非易失性存储器;以及
控制器,其连接到上述指令端子、上述数据端子、上述时钟端子、上述电源端子、以及上述接地端子,其中
上述控制器被配置为通过上述时钟端子接收来自上述存储器件的外部的时钟信号;
上述控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,锁存通过上述数据端子中的至少一个从上述存储器件的外部接收的数据;
上述控制器被配置为在第二传送模式中,按照上述时钟信号的上升沿和下降沿两者,锁存通过上述数据端子中的至少一个从上述存储器件的外部接收的数据;
上述控制器被配置为通过上述指令端子接收具有检测功能的第一指令;
上述控制器被配置为响应于具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件支持上述第二传送模式的信息的第一状态数据输出到上述存储器件的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储器件的外部的具有设置功能的第一指令;
上述控制器被配置为响应于具有上述设置功能的上述第一指令,将上述存储器件设置成上述第二传送模式;以及
上述第一指令中的模式位确定上述第一指令的上述检测功能或上述设置功能。
16. 根据权利要求15所述的存储器件,其中上述控制器被配置为将通过上述数据端子中的至少一个接收的数据写入所述非易失性存储器。
17. 根据权利要求16所述的存储器件,其中上述非易失性存储器是NAND型闪速存储器。
18. 根据权利要求15所述的存储器件,其中上述控制器被配置为响应于具有上述设置功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件被设置成上述第二传送模式的信息的第二状态数据输出到上述存储器件的外部。
19. 根据权利要求15所述的存储器件,其中
上述第一状态数据包括多个功能组的数据字段;以及
将上述第二传送模式分配给上述功能组之一。
20. 根据权利要求19所述的存储器件,其中上述功能组的数量为六。
21. 根据权利要求15所述的存储器件,其中上述第一状态数据还包括与上述第二传送模式所需的最大消耗电流有关的信息。
22. 根据权利要求15所述的存储器件,其中
上述控制器被配置为在通常总线模式中,按照具有第一频率的上述时钟信号,锁存通过上述数据端子中的至少一个从上述存储器件的外部接收的数据;
上述控制器被配置为在高速总线模式中,按照具有第二频率的上述时钟信号,锁存通过上述数据端子中的至少一个从上述存储器件的外部接收的数据;
上述第二频率高于上述第一频率;以及
上述第一状态数据还包括指示上述存储器件支持上述高速总线模式的信息。
23. 根据权利要求15所述的存储器件,其中
上述第一状态数据还包括指示上述存储器件支持IC卡功能的信息;以及
上述控制器被配置为响应于具有上述设置功能的上述第一指令,使上述存储器件的上述IC卡功能有效。
24. 根据权利要求15所述的存储器件,其中上述第一状态数据还包括与指令系统有关的信息。
25. 根据权利要求15所述的存储器件,其中上述控制器被配置为通过上述指令端子将对上述第一指令的响应输出到上述存储器件的外部。
26. 根据权利要求15所述的存储器件,其中
上述控制器被配置为通过上述指令端子接收来自上述存储器件的外部的第二指令;以及
上述控制器被配置为响应于所述第二指令,停止锁存通过上述数据端子中的至少一个从上述存储器件的外部接收的数据。
27. 根据权利要求15所述的存储器件,其中
上述控制器被配置为通过上述数据端子中的至少一个从上述存储器件的外部接收在多个数据块中的数据;以及
将CRC码添加到上述数据块中的每一个。
28. 根据权利要求27所述的存储器件,其中在接收每个CRC码之后,上述控制器被配置为通过上述数据端子之一将指示已接收到对应数据块的CRC状态响应输出到上述存储器件的外部。
29. 根据权利要求27所述的存储器件,其中在接收每个CRC码之后,上述控制器被配置为通过上述数据端子之一将忙信号输出到上述存储器件的外部。
30. 根据权利要求15所述的存储器件,其中
上述控制器被配置为在第一位模式中,锁存通过所有数据端子从上述存储器件的外部接收的数据;以及
上述控制器被配置为在第二位模式中,锁存通过上述数据端子中的仅一个数据端子从上述存储器件的外部接收的数据。”
申请人(下称复审请求人)对上述驳回决定不服,于2018年05月02日向国家知识产权局提出了复审请求,同时修改了权利要求书,在权利要求1,4,9,15,18和23中增加了“模式位为第一值”和/或“模式位为第二值”的相关技术特征。复审请求人认为:(l)本申请和对比文件 2 的发明对象不同,本申请涉及存储卡而对比文件 2涉及数据处理装置;(2)对比文件 2 未公开“只通过改变模式位的值来实现具有检测功能的第一指令和具有设置功能的第一指令,进而进行双沿传送的检测和设定”的相关技术特征,其也不属于公知常识,并且基于该区别技术特征,本申请可实现“对存储器件是否支持双沿传送进行检查,在支持的情况下,将存储器件设定为进行双沿传送,因此能够提供更简便且实用的存储器件”的技术效果。
复审请求时提交的权利要求1,4,9,15,18和23如下:
“1. 一种存储器件,包括:
指令端子;
多个数据端子;
时钟端子;
电源端子,用于电源电压;
接地端子,用于接地电压;
非易失性存储器;以及
控制器,其连接到上述指令端子、上述数据端子、上述时钟端子、上述电源端子、以及上述接地端子,其中
上述控制器被配置为通过上述时钟端子接收来自上述存储器件的外部的时钟信号;
上述控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,通过上述数据端子中的至少一个将数据输出到上述存储器件的外部;
上述控制器被配置为在第二传送模式中,按照上述时钟信号的上升沿和下降沿两者,通过上述数据端子中的至少一个将数据输出到上述存储器件的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储器件的外部的模式位为第一值的具有检测功能的第一指令;
上述控制器被配置为响应于上述模式位为上述第一值的具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件支持上述第二传送模式的信息的第一状态数据输出到上述存储器件的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储器件的外部的上述模式位为第二值的具有设置功能的第一指令;
上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,将上述存储器件设置成上述第二传送模式;以及 上述第一指令中的上述模式位的上述第一值和上述第二值分别确定上述检测功能和上述设置功能。
4. 根据权利要求1所述的存储器件,其中上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件被设置成上述第二传送模式的信息的第二状态数据输出到上述存储器件的外部。
9. 根据权利要求1所述的存储器件,其中
上述第一状态数据还包括指示上述存储器件支持IC卡功能的信息;以及上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,使上述存储器件的上述IC卡功能有效。
15. 一种存储器件,包括:
指令端子;
多个数据端子;
时钟端子;
电源端子,用于电源电压;
接地端子,用于接地电压;
非易失性存储器;以及
控制器,其连接到上述指令端子、上述数据端子、上述时钟端子、上述电源端子、以及上述接地端子,其中
上述控制器被配置为通过上述时钟端子接收来自上述存储器件的外部的时钟信号;
上述控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,锁存通过上述数据端子中的至少一个从上述存储器件的外部接收的数据;
上述控制器被配置为在第二传送模式中,按照上述时钟信号的上升沿和下降沿两者,锁存通过上述数据端子中的至少一个从上述存储器件的外部接收的数据;
上述控制器被配置为通过上述指令端子接收模式位为第一值具有检测功能的第一指令;
上述控制器被配置为响应于上述模式位为上述第一值的具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件支持上述第二传送模式的信息的第一状态数据输出到上述存储器件的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储器件的外部的上述模式位为第二值的具有设置功能的第一指令;
上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,将上述存储器件设置成上述第二传送模式;以及上述第一指令中的上述模式位的上述第一值和上述第二值分别确定上述检测功能和上述设置功能。
18. 根据权利要求15所述的存储器件,其中上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,通过上述数据端子之一将包括指示上述存储器件被设置成上述第二传送模式的信息的第二状态数据输出到上述存储器件的外部。
23. 根据权利要求15所述的存储器件,其中
上述第一状态数据还包括指示上述存储器件支持IC卡功能的信息;以及上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,使上述存储器件的上述IC卡功能有效。”
经形式审查合格,国家知识产权局于2018年05月08日依法受理了该复审请求,并将其转送至原审查部门进行前置审查。
原审查部门在前置审查意见书中认为:(1)本申请的说明书虽然记载了可以通过模式位设定数据0或1来切换两种指令,但是仅描述了设置功能的指令的具体结构(参见第100-103段),在检测功能指令具体结构不明确的情况下,不能表明设置功能的指令和检测功能的指令只有模式位不同。(2)对比文件2公开的技术特征和本申请的区别技术特征解决的技术问题相同,本申请的权利要求限定的存储器件不仅包括存储介质,还包括了相应的控制器件,而且其也是进行双沿或单沿传输的一种数据处理装置,可以对应。(3)虽然公知常识证据1(“蓝牙核心技术及应用”,马建仓等,第125-130页,科学出版社,2003年01月)中指令类型是用一个字节来标识的,但是具体位数的设置是本领域技术人员灵活选择的;此外,使用1位来标识和区分不同指令是本领域很常用的技术手段,例如在USB2.0协议(Universal Serial Bus Specification Revision 2.0,公开日为2000年04月27日)中,第9.3节规定了USB通信中指令的各位的具体值表示含义的区别,bmRequestType通过D7位的0和1表明指令请求数据传输方向等。因而坚持原驳回决定。
随后,国家知识产权局成立合议组对本申请进行审理。
合议组于2018年11月29日向复审请求人发出复审通知书,其中继续引用驳回决定中引用的对比文件1和2,并指出:对权利要求1、15以及说明书的修改超出了其母案所记载的范围,因此不符合专利法实施细则第43条第1款的规定;同时指出,即使通过修改克服了上述缺陷,修改后的权利要求1-30相对于对比文件1、2以及本领域公知常识的结合也不具备专利法第22条第3款所规定的创造性。对于复审请求人的前述意见,合议组认为:(1)对比文件2与本申请均涉及数据传输技术,并且公开了权利要求1与对比文件1相比存在的部分区别技术特征,且公开的技术特征在对比文件2中所起的作用与其相应的技术特征在权利要求1或15中所起的作用相同,均为如何对单沿和双沿传送进行检测和选定,因此对比文件2给出了将上述部分技术特征结合到对比文件1从而解决上述技术问题的启示。(2)对比文件2公开的技术方案也能实现“对是否支持双沿传送进行检查,在支持的情况下,将数据传输设定为进行双沿传送,更简便且实用”的技术效果;在此基础上,本领域技术人员容易想到也可采用其他方式来实现上述功能,例如可采用具有不同值的模式位的指令来区分上述检测功能或设置功能,其无需本领域技术人员付出创造性劳动,且技术效果可以预期。
复审请求人于2019年03月12日提交了意见陈述书,并修改了权利要求书和说明书,将权利要求书中记载的“存储器件”均修改为“存储设备”,并在独立权利要求1和15中增加了技术特征“上述存储设备,根据上述第一指令的上述模式位的上述第一值和上述第二值来切换上述检测功能和上述设置功能”,同时将说明书的发明名称修改为“存储设备”以及根据修改后的权利要求书对说明书的发明内容部分进行了适应性的修改。复审请求人认为:(1)母案说明书倒数第2段记载了“在本实施方式中,把SD存储器作为一例进行了说明,但本申请也适用于具有同样总线构造的其它的存储卡、存储设备等”,因此修改后的“存储设备”明确记载于母案说明书中;此外本申请针对的是“存储设备”,本领域技术人员可以理解本领域中与存储设备进行通信的并不局限于说明书中给出的“主机设备”这一具体示例,其可以是能够与存储设备进行通信的任何外部设备,因此“存储设备”和“存储设备的外部”均未超出母案记载的范围。(2)对比文件1涉及兼容RDRAM的非易失性闪速存储器,为了弥补现有技术中能够与时钟信号的上升沿和下降沿双方同步地读写数据的DDR DRAM、RDRAM本质上是易失性存储器的缺陷,满足本领域对非易失性的高速DRAM的需求,提供了一种能够与时钟信号的上升沿和下降沿双方同步地读写数据的且兼容RDRAM的非易失性的闪速存储器,因此对比文件1的闪速存储器被设置为双沿传输模式,其不需要进行单/双沿的检测和切换;对比文件2主要涉及计算机、机顶盒、数字电视、游戏机等数据处理装置的A/V流数据的数据传送方法,与本申请的技术领域不同,且其并未公开如何进行检测和设置单/双沿,本领域技术人员基于对比文件2并不容易想到仅根据存储装置已有的切换指令的模式位为第一值还是第二值来切换并实现检测功能和设置功能;并且与本申请对应的美国同族US7890729B2已经授权,其也引用了上述对比文件1和2。
此次提交的权利要求书如下:
“1. 一种存储设备,包括:
指令端子;
多个数据端子;
时钟端子;
电源端子,用于电源电压;
接地端子,用于接地电压;
非易失性存储器;以及
控制器,其连接到上述指令端子、上述数据端子、上述时钟端子、上述电源端子、以及上述接地端子,其中
上述控制器被配置为通过上述时钟端子接收来自上述存储设备的外部的时钟信号;
上述控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,通过上述数据端子中的至少一个将数据输出到上述存储设备的外部;
上述控制器被配置为在第二传送模式中,按照上述时钟信号的上升沿和下降沿两者,通过上述数据端子中的至少一个将数据输出到上述存储设备的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储设备的外部的模式位为第一值的具有检测功能的第一指令;
上述控制器被配置为响应于上述模式位为上述第一值的具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储设备支持上述第二传送模式的信息的第一状态数据输出到上述存储设备的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储设备的外部的上述模式位为第二值的具有设置功能的第一指令;
上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,将上述存储设备设置成上述第二传送模式;
上述第一指令中的上述模式位的上述第一值和上述第二值分别确定上述检测功能和上述设置功能;以及
上述存储设备,根据上述第一指令的上述模式位的上述第一值和上述第二值来切换上述检测功能和上述设置功能。
2. 根据权利要求1所述的存储设备,其中上述控制器被配置为从上述非易失性存储器读取数据并通过上述数据端子中的至少一个输出所读取的数据。
3. 根据权利要求2所述的存储设备,其中上述非易失性存储器是NAND型闪速存储器。
4. 根据权利要求1所述的存储设备,其中上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,通过上述数据端子之一将包括指示上述存储设备被设置成上述第二传送模式的信息的第二状态数据输出到上述存储设备的外部。
5. 根据权利要求1所述的存储设备,其中
上述第一状态数据包括多个功能组的数据字段;以及
将上述第二传送模式分配给上述功能组之一。
6. 根据权利要求5所述的存储设备,其中上述功能组的数量为六。
7. 根据权利要求1所述的存储设备,其中上述第一状态数据还包括与上述第二传送模式所需的最大消耗电流有关的信息。
8. 根据权利要求1所述的存储设备,其中
上述控制器被配置为在通常总线模式中,按照具有第一频率的上述时钟信号,通过上述数据端子中的至少一个将数据输出到上述存储设备的外部;
上述控制器被配置为在高速总线模式中,按照具有第二频率的上述时钟信号,通过上述数据端子中的至少一个将数据输出到上述存储设备的外部;
上述第二频率高于上述第一频率;以及
上述第一状态数据还包括指示上述存储设备支持上述高速总线模式的信息。
9. 根据权利要求1所述的存储设备,其中
上述第一状态数据还包括指示上述存储设备支持IC卡功能的信息;以及
上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,使上述存储设备的上述IC卡功能有效。
10. 根据权利要求1所述的存储设备,其中上述第一状态数据还包括与指令系统有关的信息。
11. 根据权利要求1所述的存储设备,其中上述控制器被配置为通过上述指令端子将对上述第一指令的响应输出到上述存储设备的外部。
12. 根据权利要求1所述的存储设备,其中
上述控制器被配置为通过上述指令端子接收来自上述存储设备的外部的第二指令;以及
上述控制器被配置为响应于所述第二指令,停止通过上述数据端子中的至少一个将数据输出到上述存储设备的外部。
13. 根据权利要求1所述的存储设备,其中
上述控制器被配置为通过上述数据端子中的至少一个将在多个数据块中的数据输出到上述存储设备的外部;以及
将CRC码添加到上述数据块中的每一个。
14. 根据权利要求1所述的存储设备,其中
上述控制器被配置为在第一位模式中,通过所有数据端子将数据输出到上述存储设备的外部;以及
上述控制器被配置为在第二位模式中,通过上述数据端子中的仅一个数据端子将数据输出到上述存储设备的外部。
15. 一种存储设备,包括:
指令端子;
多个数据端子;
时钟端子;
电源端子,用于电源电压;
接地端子,用于接地电压;
非易失性存储器;以及
控制器,其连接到上述指令端子、上述数据端子、上述时钟端子、上述电源端子、以及上述接地端子,其中
上述控制器被配置为通过上述时钟端子接收来自上述存储设备的外部的时钟信号;
上述控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,锁存通过上述数据端子中的至少一个从上述存储设备的外部接收的数据;
上述控制器被配置为在第二传送模式中,按照上述时钟信号的上升沿和下降沿两者,锁存通过上述数据端子中的至少一个从上述存储设备的外部接收的数据;
上述控制器被配置为通过上述指令端子接收模式位为第一值的具有检测功能的第一指令;
上述控制器被配置为响应于上述模式位为上述第一值的具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储设备支持上述第二传送模式的信息的第一状态数据输出到上述存储设备的外部;
上述控制器被配置为通过上述指令端子接收来自上述存储设备的外部的上述模式位为第二值的具有设置功能的第一指令;
上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,将上述存储设备设置成上述第二传送模式;
上述第一指令中的上述模式位的上述第一值和上述第二值分别确定上述检测功能和上述设置功能;以及
上述存储设备,根据上述第一指令的上述模式位的上述第一值和上述第二值来切换上述检测功能和上述设置功能。
16. 根据权利要求15所述的存储设备,其中上述控制器被配置为将通过上述数据端子中的至少一个接收的数据写入所述非易失性存储器。
17. 根据权利要求16所述的存储设备,其中上述非易失性存储器是NAND型闪速存储器。
18. 根据权利要求15所述的存储设备,其中上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,通过上述数据端子之一将包括指示上述存储设备被设置成上述第二传送模式的信息的第二状态数据输出到上述存储设备的外部。
19. 根据权利要求15所述的存储设备,其中
上述第一状态数据包括多个功能组的数据字段;以及
将上述第二传送模式分配给上述功能组之一。
20. 根据权利要求19所述的存储设备,其中上述功能组的数量为六。
21. 根据权利要求15所述的存储设备,其中上述第一状态数据还包括与上述第二传送模式所需的最大消耗电流有关的信息。
22. 根据权利要求15所述的存储设备,其中
上述控制器被配置为在通常总线模式中,按照具有第一频率的上述时钟信号,锁存通过上述数据端子中的至少一个从上述存储设备的外部接收的数据;
上述控制器被配置为在高速总线模式中,按照具有第二频率的上述时钟信号,锁存通过上述数据端子中的至少一个从上述存储设备的外部接收的数据;
上述第二频率高于上述第一频率;以及
上述第一状态数据还包括指示上述存储设备支持上述高速总线模式的信息。
23. 根据权利要求15所述的存储设备,其中
上述第一状态数据还包括指示上述存储设备支持IC卡功能的信息;以及
上述控制器被配置为响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,使上述存储设备的上述IC卡功能有效。
24. 根据权利要求15所述的存储设备,其中上述第一状态数据还包括与指令系统有关的信息。
25. 根据权利要求15所述的存储设备,其中上述控制器被配置为通过上述指令端子将对上述第一指令的响应输出到上述存储设备的外部。
26. 根据权利要求15所述的存储设备,其中
上述控制器被配置为通过上述指令端子接收来自上述存储设备的外部的第二指令;以及
上述控制器被配置为响应于所述第二指令,停止锁存通过上述数据端子中的至少一个从上述存储设备的外部接收的数据。
27. 根据权利要求15所述的存储设备,其中
上述控制器被配置为通过上述数据端子中的至少一个从上述存储设备的外部接收在多个数据块中的数据;以及
将CRC码添加到上述数据块中的每一个。
28. 根据权利要求27所述的存储设备,其中在接收每个CRC码之后,上述控制器被配置为通过上述数据端子之一将指示已接收到对应数据块的CRC状态响应输出到上述存储设备的外部。
29. 根据权利要求27所述的存储设备,其中在接收每个CRC码之后,上述控制器被配置为通过上述数据端子之一将忙信号输出到上述存储设备的外部。
30. 根据权利要求15所述的存储设备,其中
上述控制器被配置为在第一位模式中,锁存通过所有数据端子从上述存储设备的外部接收的数据;以及
上述控制器被配置为在第二位模式中,锁存通过上述数据端子中的仅一个数据端子从上述存储设备的外部接收的数据。”
在上述程序的基础上,合议组认为本申请事实已经清楚,可以作出审查决定。
二、决定的理由
1、审查文本的认定
复审请求人于2019年03月12日提交了权利要求书和说明书的全文修改替换页,经审查,上述修改符合专利法实施细则第43条第1款和专利法实施细则第61条第1款的规定。本复审请求审查决定所针对的文本为:2014年09月23日分案申请递交时提交的说明书摘要、摘要附图、说明书附图图1-11,以及2019年03月12日提交的权利要求第1-30项、说明书第1-129段。
2、专利法实施细则第43条第1款
专利法实施细则第43条第1款规定:依照本细则第42条规定提出的分案申请,可以保留原申请日,享有优先权的,可以保留优先权日,但是不得超出原申请记载的范围。
对于分案申请,如果其权利要求所要求保护的技术方案在其母案的原说明书和权利要求书中有文字记载,或者能够根据其母案的原说明书和权利要求书记载的内容直接地、毫无疑义地确定,则该分案申请没有超出其母案申请所记载的范围。
权利要求1和15以及说明书符合专利法实施细则第43条第1款的规定
复审请求人2019年03月12日提交的修改后的权利要求书和说明书中,将独立权利要求1和15中记载的技术特征“存储器件”修改为“存储设备”,将技术特征“存储器件的外部”修改为“存储设备的外部”,并对说明书的发明内容部分进行了适应性的修改。
对于技术特征“存储设备”,母案原说明书倒数第2段记载了“在本实施方式中,把SD存储器作为一例进行了说明,但本发明也适用于具有同样总线构造的其它的存储卡、存储设备等”,因此修改后的“存储设备”在其母案原说明书中有明确的文字记载;
对于技术特征“存储设备的外部”,根据母案原说明书具体实施方式部分第2至3段记载了“该存储卡100通常被安装在主机设备200 中使用,作为一种相对于主机设备200的外部存储装置(external storage) 进行使用。作为主机设备200,例如是包括处理图像数据、音乐数据或ID (identity)数据等各种数据的个人计算机、数字式静态照相机等的信息处理装置。存储卡100在与主机设备200之间进行数据的传送”,可知,存储卡100相对于主机设备200为外部存储装置,即位于主机设备的外部,相应地,主机设备也位于存储卡的外部;此外与存储卡100进行数据传输的信息处理装置,例如处理图像数据、音乐数据或ID (identity)数据等各种数据的个人计算机、数字式静态照相机等都可作为主机设备;基于以上内容,本领域技术人员可以理解本领域中与存储设备进行通信的“主机设备”实质上是能够与存储设备进行数据传输的、位于存储卡100外部的设备,即根据母案的原说明书记载的内容能够直接地、毫无疑义地确定“存储设备的外部”;
综上所述,修改后的包含技术特征“存储设备”和“存储器件的外部”的技术方案均未超出母案记载的范围,因此独立权利要求1和15符合专利法实施细则第43条第1款的规定。基于同样的理由,修改后的说明书也符合专利法实施细则第43条第1款的规定。
3、专利法第22条第3款
专利法第22条第3款规定:创造性,是指与现有技术相比,该发明具有突出的实质性特点和显著的进步,该实用新型具有实质性特点和进步。
如果一项权利要求所要求保护的技术方案与作为最接近的现有技术的对比文件相比存在区别技术特征,即使其他对比文件公开了部分该区别技术特征,但如果本领域技术人员没有采用该区别技术特征对该最接近的现有技术进行改进的动机,则该权利要求的技术方案相对于上述现有技术具备创造性。
本复审请求审查决定所引用的对比文件与复审通知书以及驳回决定中所引用的对比文件相同,即:
对比文件1:US 2004/0168015A1,公开日为2004年08月26日;
对比文件2:US 6681277B1,公告日为2004年01月20日。
其中,对比文件1为本申请最接近的现有技术。
3.1 独立权利要求1具备专利法第22条第3款所规定的创造性
权利要求1要求保护一种存储设备,对比文件1公开了一种具有RDRAM接口的闪存,并具体公开了如下内容(参见说明书第9,16-23段,图 1-2 ) : 闪存装置100具有接收信号SCK、CMD的指令端子,DQA8-A0以及DQB8-B0的多个数据端子和接收外部时钟信号CTM、CTMN、CFM和CFMN以生成内部时钟信号TCLK和RCLK的时钟端子(参见图1),用于电源电压的电源端子VDD和用于接地电压的接地端子GND(参见图2)以及一组非易失闪存单元102(图1示出的闪存装置100中除该非易失闪存单元102之外的结构部件,合起来相当于控制器,其与上述各端子相连接);闪存装置100在时钟信号上升沿和下降沿经数据连接18向外部输出数据或者从外部接收数据,外部在时钟信号上升沿和下降沿经数据连接18向闪存装置100写入数据(相当于第二传送模式)。
由此可见,权利要求1与对比文件1相比,区别技术特征在于:控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,通过上述数据端子中的至少一个将数据输出到上述存储设备的外部;通过上述指令端子接收来自上述存储设备的外部的模式位为第一值的具有检测功能的第一指令;响应于上述模式位为上述第一值的具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储设备支持上述第二传送模式的信息的第一状态数据输出到上述存储设备的外部;通过上述指令端子接收来自上述存储设备的外部的上述模式位为第二值的具有设置功能的第一指令;响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,将上述存储设备设置成上述第二传送模式;以及上述第一指令中的上述模式位的上述第一值和上述第二值分别确定上述检测功能和上述设置功能;上述存储设备,根据上述第一指令的上述模式位的上述第一值和上述第二值来切换上述检测功能和上述设置功能。基于上述区别技术特征,权利要求1实际要解决的技术问题为:采用一条指令即可实现对单沿和双沿传送的检测和设定。
对于该区别技术特征,对比文件1的背景技术部分(参见说明书第4-6段)记载了“现有的DDR DRAM和RDRAM沿时钟信号的上升沿和下降沿同步地数据通信,因此通信速度快,但其本身为易失性存储器;因此需要提供一种非易失性存储器,使其同样可以快速通信”,基于此,对比文件1公开了一种具有RDRAM接口、可以兼容RDRAM的非易失性存储器,其也采用同RDRAM相同的沿时钟信号的上升沿和下降沿同步地传输数据的双沿通信方式,从而解决了上述技术问题,提高了非易失性存储器的通信速度。虽然对比文件2公开的数据处理设备和数据传输控制方法中(参见说明书第2栏第3段,第4栏第18-25行,第7栏第13-49行,第9栏第3段,第11栏第10-67行,图 1,4,8,12),发送者结点和接收者结点之间传输数据时,可以选择切换单沿传输方式和双沿传输方式,但是对比文件1公开的该具有RDRAM接口的闪存是为了提高非易失性存储器的通信速度从而采用易失性存储器DDR DRAM和RDRAM的双沿通信方式,其并没有需求来采用通讯速度较慢的单沿通信方式的需求,本领域技术人员即使基于对比文件2公开的上述技术方案,也没有将“同时采用单沿传输方式并且在单沿和双沿传输方式之间进行选择切换”结合到对比文件1从而对对比文件1的技术方案进行改进的动机;同时该区别技术特征也不属于本领域的公知常识,且基于该区别技术特征,权利要求1所要求保护的技术方案取得了“采用一条指令即可实现对单沿和双沿传送的检测和设定”的有益技术效果。
因此,独立权利要求1要求保护的方案相对于对比文件1、对比文件2以及本领域公知常识的结合具有突出的实质性特点和显著的进步,因而具备专利法第22条第3款所规定的创造性。
3.2独立权利要求15具备专利法第22条第3款所规定的创造性
权利要求15要求保护一种存储设备,对比文件1公开了一种具有RDRAM接口的闪存,并具体公开了如下内容(参见说明书第9,16-23段,图 1-2 ) : 闪存装置100具有接收信号SCK、CMD的指令端子,DQA8-A0以及DQB8-B0的多个数据端子和接收外部时钟信号CTM、CTMN、CFM和CFMN以生成内部时钟信号TCLK和RCLK的时钟端子(参见图1),用于电源电压的电源端子VDD和用于接地电压的接地端子GND(参见图2)以及一组非易失闪存单元102(图1示出的闪存装置100中除该非易失闪存单元102之外的结构部件,合起来相当于控制器,其与上述各端子相连接);闪存装置100在时钟信号上升沿和下降沿经数据连接18向外部输出数据或者从外部接收数据,外部在时钟信号上升沿和下降沿经数据连接18向闪存装置100写入数据(相当于第二传送模式)。
由此可见,权利要求15与对比文件1相比,区别技术特征在于:控制器被配置为在第一传送模式中,按照上述时钟信号的上升沿和下降沿中的仅一个沿,通过上述数据端子中的至少一个将数据锁存到上述存储设备的外部;通过上述指令端子接收来自上述存储设备的外部的模式位为第一值的具有检测功能的第一指令;响应于上述模式位为上述第一值的具有上述检测功能的上述第一指令,通过上述数据端子之一将包括指示上述存储设备支持上述第二传送模式的信息的第一状态数据输出到上述存储设备的外部;通过上述指令端子接收来自上述存储设备的外部的上述模式位为第二值的具有设置功能的第一指令;响应于上述模式位为上述第二值的具有上述设置功能的上述第一指令,将上述存储设备设置成上述第二传送模式;以及上述第一指令中的上述模式位的上述第一值和上述第二值分别确定上述检测功能和上述设置功能;上述存储设备,根据上述第一指令的上述模式位的上述第一值和上述第二值来切换上述检测功能和上述设置功能。基于上述区别技术特征,权利要求15实际要解决的技术问题为:采用一条指令即可实现对单沿和双沿传送的检测和设定。
对于该区别技术特征,对比文件1的背景技术部分(参见说明书第4-6段)记载了“现有的DDR DRAM和RDRAM沿时钟信号的上升沿和下降沿同步地数据通信,因此通信速度快,但其本身为易失性存储器;因此需要提供一种非易失性存储器,使其同样可以快速通信”,基于此,对比文件1公开了一种具有RDRAM接口、可以兼容RDRAM的非易失性存储器,其也采用同RDRAM相同的沿时钟信号的上升沿和下降沿同步地传输数据的双沿通信方式,从而解决了上述技术问题,提高了非易失性存储器的通信速度。虽然对比文件2公开的数据处理设备和数据传输控制方法中(参见说明书第2栏第3段,第4栏第18-25行,第7栏第13-49行,第9栏第3段,第11栏第10-67行,图 1,4,8,12),发送者结点和接收者结点之间传输数据时,可以选择切换单沿传输方式和双沿传输方式,但是对比文件1公开的该具有RDRAM接口的闪存是为了提高非易失性存储器的通信速度从而采用易失性存储器DDR DRAM和RDRAM的双沿通信方式,其并没有需求来采用通讯速度较慢的单沿通信方式的需求,本领域技术人员即使基于对比文件2公开的上述技术方案,也没有将“同时采用单沿传输方式并且在单沿和双沿传输方式之间进行选择切换”结合到对比文件1从而对对比文件1的技术方案进行改进的动机;同时该区别技术特征也不属于本领域的公知常识,且基于该区别技术特征,权利要求15所要求保护的技术方案取得了“采用一条指令即可实现对单沿和双沿传送的检测和设定”的有益技术效果。
因此,独立权利要求15要求保护的方案相对于对比文件1、对比文件2以及本领域公知常识的结合具有突出的实质性特点和显著的进步,因而具备专利法第22条第3款所规定的创造性。
3.3 从属权利要求2-14和16-30都具备专利法第22条第3款所规定的创造性
在独立权利要求1和15所要求保护的技术方案具备创造性的基础上,其从属权利要求2-14和16-30所要求保护的技术方案也都具有突出的实质性特点和显著的进步,因而也都具备专利法第22条第3款所规定的创造性。
对驳回决定和前置审查相关意见的评述
驳回决定以及前置审查意见认为:对于独立权利要求1和15与对比文件1的区别技术特征,对比文件2公开了可以进行双沿或单沿传输的数据处理装置,该技术特征解决的技术问题和本申请的区别技术特征所解决的技术问题相同,给出了结合的技术启示。
对此,合议组认为:对于该区别技术特征,对比文件1的背景技术部分(参见说明书第4-6段)记载了“现有的DDR DRAM和RDRAM沿时钟信号的上升沿和下降沿同步地数据通信,因此通信速度快,但其本身为易失性存储器;因此需要提供一种非易失性存储器,使其同样可以快速通信”,基于此,对比文件1公开了一种具有RDRAM接口、可以兼容RDRAM的非易失性存储器,其也采用同RDRAM相同的沿时钟信号的上升沿和下降沿同步地传输数据的双沿通信方式,从而解决了上述技术问题,提高了非易失性存储器的通信速度。虽然对比文件2公开的数据处理设备和数据传输控制方法中(参见说明书第2栏第3段,第4栏第18-25行,第7栏第13-49行,第9栏第3段,第11栏第10-67行,图 1,4,8,12),发送者结点和接收者结点之间传输数据时,可以选择切换单沿传输方式和双沿传输方式,但是对比文件1公开的该具有RDRAM接口的闪存是为了提高非易失性存储器的通信速度从而采用易失性存储器DDR DRAM和RDRAM的双沿通信方式,其并没有需求来采用通讯速度较慢的单沿通信方式的需求,本领域技术人员即使基于对比文件2公开的上述技术方案,也没有将“同时采用单沿传输方式并且在单沿和双沿传输方式之间进行选择切换”结合到对比文件1从而对对比文件1的技术方案进行改进的动机;同时该区别技术特征也不属于本领域的公知常识,且基于该区别技术特征,本申请所要求保护的技术方案取得了“采用一条指令即可实现对单沿和双沿传送的检测和设定”的有益技术效果。
因此,合议组对于上述意见不予支持,本申请相对于目前的对比文件1-2以及本领域公知常识的结合具备创造性。
至于本申请是否存在不符合专利法及其实施细则的其他缺陷,留待原审查部门做进一步审查。
根据上述事实和理由,合议组依法作出以下审查决定。

三、决定
撤销国家知识产权局于2018年01月15日对本申请作出的驳回决定。由国家知识产权局原审查部门在2014年09月23日分案申请递交时提交的说明书摘要、摘要附图、说明书附图图1-11,以及2019年03月12日提交的权利要求第1-30项、说明书第1-129段的基础上,对本申请继续进行审查。
如对本复审请求审查决定不服,根据专利法第41条第2款的规定,复审请求人可以自收到本决定之日起三个月内向北京知识产权法院起诉。


郑重声明:本文版权归原作者所有,转载文章仅为传播更多信息之目的,如作者信息标记有误,请第一时间联系我们修改或删除,多谢。

留言与评论(共有 0 条评论)
   
验证码: